Раннее последнее восстановление синхронизации логического элемента

(Удаленный) Восстанавливают фазу синхронизации символа с помощью раннего последнего метода логического элемента

Раннее последнее Восстановление Синхронизации Логического элемента было удалено. Используйте блок Symbol Synchronizer вместо этого.

Библиотека

Подбиблиотека Timing Phase Recovery Синхронизации

Описание

Блок Early-Late Gate Timing Recovery восстанавливает фазу синхронизации символа входного сигнала с помощью раннего последнего метода логического элемента. Этот блок реализует метод обратной связи не данных, которому помогают.

Входные параметры

По умолчанию блок имеет один входной порт. Как правило, входным сигналом является вывод получить фильтра, который является соответствующим к форме импульса передачи.

Этот блок принимает входной сигнал со скалярным знаком или входной сигнал вектор-столбца. Вход использует выборки N, чтобы представлять каждый символ, где N > 1 является параметром Samples per symbol.

  • Для входного сигнала вектор-столбца блок действует в односкоростном режиме обработки. В этом режиме выходной сигнал наследовал свою частоту дискретизации от входного сигнала. Входная длина должна быть кратной N.

  • Для скалярного входного сигнала блок действует в многоскоростном режиме обработки. В этом режиме сигналы ввода и вывода имеют различные частоты дискретизации. Выходная частота дискретизации равняется N, умноженному на входную частоту дискретизации.

  • Этот блок принимает входные сигналы, типа double или Один

Если вы устанавливаете параметр Reset на On nonzero input via port, то блок имеет второй входной порт, маркировал Rst. Вход Rst определяет, когда процесс оценки синхронизации перезапускает и должен быть скаляром.

  • Если входной сигнал является скалярным значением, шаг расчета входа Rst равняется периоду символа

  • Если входной сигнал является вектор-столбцом, шаг расчета входа Rst равняется шагу расчета входного порта

  • Этот блок признает, что сброс сигнализирует типа double или булев

Выходные параметры

Блок имеет два выходных порта, маркировал Sym и Ph:

  • Sym вывод является результатом применения предполагаемого исправления фазы к входному сигналу. Этот вывод является значением сигналов для каждого символа, который может использоваться в целях решения. Значения в Sym вывод происходят на уровне символа:

    • Для входного сигнала вектор-столбца длины N *R, Sym вывод является вектор-столбцом длины R, имеющий ту же частоту дискретизации как входной сигнал.

    • Для скалярного входного сигнала частоты дискретизации Sym вывод равняется N, умноженному на входную частоту дискретизации.

  • Ph вывод дает оценку фазы для каждого символа во входе.

    Ph вывод содержит неотрицательные вещественные числа меньше, чем N. Значения нецелого числа для оценки фазы соответствуют интерполированным значениям, которые находятся между двумя значениями входного сигнала. Шаг расчета Ph вывод совпадает с шагом расчета Sym вывод.

    Примечание

    Если Ph, который вывод очень или близко к нулю или близко к Samples per symbol, или если фактическое смещение фазы синхронизации в вашем входном сигнале очень близко к нулю, то точность блока может поставиться под угрозу небольшими количествами шума или дрожания. Кладка блоков хорошо, когда смещение фазы синхронизации является значительным, а не очень близко к нулю.

  • Выходной сигнал наследовал свой тип данных от входного сигнала.

Задержки

Когда входной сигнал является вектором, этот блок подвергается задержке двух символов. Когда входной сигнал является скаляром, этот блок подвергается задержке трех символов.

Параметры

Samples per symbol

Количество выборок, N, которые представляют каждый символ во входном сигнале. Это должно быть больше, чем 1.

Error update gain

Положительное вещественное число, представляющее размер шага, который блок использует для обновления последовательных оценок фазы. Как правило, этот номер является меньше, чем 1/N, который соответствует медленно переменной фазе.

Этот параметр является настраиваемым в режиме normal mode, Режиме Accelerator и Быстром Режиме Accelerator. Если вы используете Simulink® Coder™ быстрая симуляция (RSIM) цель, чтобы создать исполняемый файл RSIM, то можно настроить параметр, не перекомпилировав модель. Для получения дополнительной информации смотрите Настраиваемые параметры (Simulink) в Руководстве пользователя Simulink.

Reset

Определяет, ли и при каких обстоятельствах блок перезапускает процесс оценки фазы. Выбором является None, Every frame и On nonzero input via port. Последняя опция заставляет блок иметь второй входной порт, маркировал Rst.

Алгоритм

Этот блок использует детектор ошибок синхронизации, результатом которого для kth символа является e (k), данный

e(k)=aI(k)+aQ(k)aI(k)=yI(kT+dk){yI(kT+T/2+dk)yI(kTT/2+dk1)}aQ(k)=yQ(kT+dk){yQ(kT+T/2+dk)yQ(kTT/2+dk1)}

где

  • yI и yQ являются синфазными компонентами и квадратурными компонентами, соответственно, входного сигнала блока

  • T является периодом символа

  • dk является оценкой фазы для kth символа

Ссылки

[1] Mengali, Умберто и Альдо Н. Д'Андреа, методы синхронизации для Диджитэл-Ресиврс, Нью-Йорк, нажатия пленума, 1997.

[2] Sklar, Бернард. Цифровая связь: основные принципы и приложения. Englewood Cliffs, Нью-Джерси, Prentice Hall, 1988.

Смотрите также

Синхронизатор символа

Представлено до R2006a