Поддерживаемые цели для многоядерного программирования

Поддерживаемые многожильные цели

Можно создать и загрузить модели, которые неявно или явным образом разделены для следующих многожильных целей с помощью системных конечных файлов:

  • Linux®, Windows® и Mac OS с помощью ert.tlc и grt.tlc.

  • Simulink® Real-Time™ с помощью slrt.tlc.

  • idelink_ert.tlc, idelink_grt.tlc и ert.tlc, если это поддерживается для вашей аппаратной платы.

Примечание

  • Чтобы создать и загрузить вашу модель, необходимо было установить программное обеспечение Simulink Coder™.

  • Чтобы создать и загрузить вашу модель на систему Simulink Real-Time, необходимо было установить программное обеспечение Simulink Real-Time. У вас должна также быть многожильная целевая система, поддержанная продуктом Simulink Real-Time.

  • Развертывание на встраиваемом процессоре, который запускает Linux и операционные системы VxWorks®, требует продукта Embedded Coder®.

Поддерживаемые неоднородные цели

В дополнение к многожильным целям Simulink также поддерживает создание и загрузку разделов явным образом разделенной модели к неоднородным целям, которые содержат многожильную цель и одну или несколько программируемых пользователем вентильных матриц (FPGAs).

Выберите неоднородную архитектуру с помощью опции Целевой архитектуры в диалоговом окне Concurrent Execution панель Concurrent Execution:

ЭлементОписание

Sample Architecture

Архитектура в качестве примера, состоящая из одного центрального процессора с несколькими ядрами и двумя FPGAs. Можно использовать эту архитектуру для модели для параллельного выполнения.

Simulink Real-Time

Цель Simulink Real-Time, содержащая платы FPGA.

Xilinx Zynq ZC702 evaluation kit

Цель оценочного комплекта Xilinx® Zynq® ZC702.

Xilinx Zynq ZC706 evaluation kit

Цель оценочного комплекта Xilinx Zynq ZC706.

Xilinx Zynq Zedboard

Цель Xilinx Zynq ZedBoard™.

Altera Cyclone V SoC development kit Rev. C

Altera® Cyclone® SoC Rev. C цель комплекта разработчика.

Altera Cyclone V SoC development kit Rev. D

Циклон Altera версия SoC. D цель комплекта разработчика.

Arrow SoCKit development board

Цель макетной платы Arrow® SoCKit.

Примечание

Создание HDL-кода и загрузка его к FPGAs требуют продукта HDL Coder™. Можно сгенерировать HDL-код если:

  • У вас есть лицензия HDL Coder

  • Вы основываетесь на Windows или операционных системах Linux

Вы не можете сгенерировать HDL-код в системах Macintosh.

Похожие темы