Vision HDL Toolbox

Спроектируйте обработку изображений, видео и системы компьютерного зрения для FPGAs и ASICs

Vision HDL Toolbox™ предоставляет передающие потоком пиксель алгоритмы для разработки и реализации систем видения на FPGAs и ASICs. Это служит основой проекта, которая поддерживает разнообразный набор интерфейсных типов, форматов кадра и частоты кадров. Обработка изображений, видео и алгоритмы компьютерного зрения в тулбоксе используют архитектуру, подходящую для реализаций HDL.

Алгоритмы тулбокса спроектированы, чтобы сгенерировать читаемый, синтезируемый код в VHDL® и Verilog® (с HDL Coder™). Сгенерированный HDL-код доказан FPGA для форматов кадра до 8k разрешения и для видео высокой частоты кадров (HFR).

Возможности тулбокса доступны, когда MATLAB® функционирует, Системные объекты и блоки Simulink®.

Начало работы

Изучите основы Vision HDL Toolbox

Форматы видео и интерфейсы

Преобразуйте между основанным на системе координат видео и пиксельными потоками

Оптимизированный HDL проект алгоритма

Выберите блоки или Системные объекты для обработки потокового видео

Генерация HDL-кода и развертывание

Сгенерируйте HDL-код с помощью HDL Coder, проверьте использование HDL Verifier™, прототип с помощью пакетов аппаратной поддержки