Позвольте этой установке создать выходные порты DUT для сигналов тестовой точки в сгенерированном HDL-коде.
Значение по умолчанию: 'off'
Когда вы включаете эту установку, генератор кода создает выходные порты DUT для сигналов тестовой точки в сгенерированном HDL-коде. Можно наблюдать сигналы тестовой точки и отладить проект путем соединения блока Scope с выходными портами, соответствующими этим сигналам.
Когда вы отключаете эту установку, генератор кода сохраняет сигналы тестовой точки и не создает выходные порты DUT в сгенерированном HDL-коде.
Генератор кода игнорирует эту установку, когда вы определяете тестовые точки для состояний в Stateflow® Chart.
Свойство:
EnableTestpoints |
| Ввод: символьный вектор |
Значение:
'on' | 'off' |
Значение по умолчанию:
'off' |
Чтобы установить это свойство, используйте hdlset_param или makehdl. Чтобы просмотреть значение свойства, используйте hdlget_param.
Например, после того, как вы определяете сигналы как контрольные точки для sfir_fixed/symmetric_fir Подсистема DUT, чтобы сгенерировать выходные порты DUT в HDL-коде, использует любой из этих методов:
Передайте свойство в качестве аргумента к makehdl функция.
makehdl ('sfir_fixed/symmetric_sfir','EnableTestpoints','on')Когда вы используете hdlset_param, можно установить параметр на модели и затем сгенерировать HDL-код с помощью makehdl.
hdlset_param('sfir_fixed','EnableTestpoints','on')
makehdl('sfir_fixed/symmetric_fir')