Разверните примеры готовых узлов HDL NR на SoCs

Эти примеры показывают, как реализовать поиск ячейки NR HDL 5G и восстановление MIB на основанных на Xilinx платформах с элементом кода аппаратного программного обеспечения и пакетами аппаратной поддержки.

Рабочий процесс для разработки и развертывания поиска ячейки NR 5G и алгоритма восстановления MIB к оборудованию показывают.

Существует два примера, которые демонстрируют последний шаг в рабочем процессе.

Оба примера используют техники моделирования элемента кода аппаратного программного обеспечения, чтобы реализовать поиск ячейки и алгоритм восстановления MIB, показанный в схеме. Они снова используют модели Simulink, представленные в Поиске Ячейки HDL NR и примерах Восстановления MIB HDL NR, чтобы сгенерировать HDL для логики FPGA. Они затем добавляют все моделирование программного обеспечения и взаимодействие через интерфейс, требуемое реализовывать алгоритм в режиме реального времени на оборудовании.

Поскольку более подробное описание алгоритма видит Поиск Ячейки HDL NR и Восстановление MIB Справочный пример MATLAB. Для общего описания того, как MATLAB и Simulink могут использоваться вместе, чтобы разработать развертываемые модели, см. Проект Радиосвязей для FPGAs и ASICs.

Для просмотра документации необходимо авторизоваться на сайте