С помощью системных целевых файлов можно создавать и загружать модели, которые неявно или явно секционированы для следующих многоядерных целевых файлов:
Linux ®, Windows ® и Mac OS с использованиемert.tlc и grt.tlc.
Simulink ® Real-Time™ с использованиемslrealtime.tlc.
Примечание
Для создания и загрузки модели необходимо установить программное обеспечение Simulink Coder™.
Для создания и загрузки модели в систему Simulink Real-Time необходимо установить программное обеспечение Simulink Real-Time. Необходимо также иметь многоядерную целевую систему, поддерживаемую продуктом Simulink Real-Time.
Для развертывания на встроенном процессоре под управлением операционных систем Linux и VxWorks ® необходим продукт Embedded Coder ®.
В дополнение к многоядерным целевым объектам Simulink также поддерживает построение и загрузку разделов явно разделенной модели в гетерогенные целевые объекты, которые содержат многоядерный целевой объект и один или несколько программируемых на местах логических массивов (FPGA).
Выберите гетерогенную архитектуру с помощью опции Целевая архитектура (Target architecture) в диалоговом окне Параллельное выполнение (Concurrent Execution) на панели Параллельное выполнение (Concurrent Ex
| Пункт | Описание |
|---|---|
| Пример архитектуры, состоящей из одного ЦП с несколькими ядрами и двух FPGA. Эту архитектуру можно использовать для моделирования параллельного выполнения. |
| Цель Simulink Real-Time, содержащая платы FPGA. |
| Целевой набор для оценки Xilinx ® Zynq ® ZC702. |
| Цель оценочного набора Xilinx Zynq ZC706. |
| Xilinx Zynq ZedBoard™ цель. |
| Целевой набор для разработки Altera ® Cyclone ® SoC Rev. C. |
| Цель комплекта разработки Altera Cyclone SoC ред. D |
| Цель платы разработки Arrow ® SoCKit. |
Примечание
Для создания кода HDL и его загрузки в FPGA требуется продукт HDL Coder™. Можно создать код HDL, если:
У вас есть лицензия HDL Coder
Вы используете операционные системы Windows или Linux
Невозможно создать код HDL в системах Macintosh.