Руководства по моделированию HDL являются набором рекомендуемых инструкций для создания Simulink® модели, блоки MATLAB Function и Stateflow® графики для генерации кода с HDL Coder™. В дополнение к обеспечению архитектурного руководства, потому что сгенерированный код предназначается для аппаратных платформ, таких как FPGAs, ASICs и SoCs, можно использовать эти инструкции, чтобы оптимизировать проект для скорости или области на целевом компьютере.
Инструкции для скорости и оптимизации области - пронумерованным списком
Список скорости и инструкции по оптимизации области в порядке возрастания ID Инструкции.
Уровни серьезности руководств по моделированию HDL
Различные уровни серьезности сопоставлены с руководствами по моделированию HDL и их описанием.
Настройки разделения ресурсов для различных блоков
Рекомендуемые настройки для использования оптимизации разделения ресурсов эффективно для различных блоков.
Разделение ресурсов подсистем и дюйм/с с плавающей точкой
Рекомендуемые настройки для использования оптимизации разделения ресурсов эффективно для Подсистем и дюйм/с с плавающей точкой.
Инструкции по разделению ресурсов для обработки вектора и умножения матриц
Разделение ресурсов является оптимизацией области, в которой HDL Coder идентифицирует несколько функционально эквивалентных ресурсов и заменяет их на один ресурс.
Распределенные инструкции по конвейеризации конвейеризации и тактовой частоты
Генератор кода вводит регистры, когда вы задаете определенные реализации блока или используете определенные настройки.
Рекомендуемые настройки для использования распределенной оптимизации конвейеризации эффективно с векторными входными параметрами.