Реализуйте интерфейс DDR4 Raw Card B RDIMM с 3 пазами для верификации постразмещения или предварительного анализа топологии.
Эта Необработанная Карта DDR4 B RDIMM набор целостности сигнала реализации включает блок-схемы, конфигурации системы, сети передачи и библиотеки, которые могут быть легко изменены, чтобы совпадать с вашей точной реализацией. Можно изменить набор, чтобы совпадать точной реализацией DDR4. Затем выполните полный анализ пробела решения перед размещением и/или полную верификацию постразмещения по качеству формы волны и полям синхронизации.
Откройте Необработанную Карту DDR4 B набор в приложении Parallel Link Designer с помощью openSignalIntegrityKit
функция.
openSignalIntegrityKit("DDR4_3Slot_RC_B");
Название проекта: DDR4_3Slot_RC_B
интерфейс pop_BBB: интерфейс DDR4 с 3 пазами со всеми 3 пазами, заполненными с модулями RDIMM
интерфейс pop_XBB: интерфейс DDR4 с 3 пазами с 2 пазами, заполненными с модулями RDIMM
интерфейс pop_XXB: интерфейс DDR4 с 3 пазами с 1 пазом, заполненным с модулями RDIMM
В типовом контроллере существует два независимых канала DDR4: DDR4_0 и DDR4_1. Только один канал представлен в предварительном анализе топологии. Постанализ топологии автоматически извлекает и симулирует все каналы. Это - 288-контактный буферизированный DDR4 RDIMM. Существует 72 бита за канал (64 данных, 8 ECC) и 3 паза RDIMM на канал: dimm0, dimm1 и dimm2. Каждый паз может быть заполнен с Необработанной картой B DDR4 Зарегистрированные модули DIMM.
Этот набор поддерживает и HSPICE и средства моделирования IsSpice4. Никакая определенная версия любого средства моделирования не требуется при выполнении этого набора.
Для получения дополнительной информации о Необработанной Карте DDR4 с 3 пазами B набор целостности сигнала реализации, включая блок-схемы, конфигурации системы, сети передачи и библиотеки, отсылают к документу DDR4_3slot_rcB.pdf, который присоединен к этому примеру как к вспомогательному файлу.