Рабочие процессы генерации SoC

Можно развернуть модель SoC на устройстве SoC при помощи одного из этих рабочих процессов.

  • Используйте инструмент SoC Builder, чтобы провести вас по шагам, требуемым создать аппаратные и программные исполняемые файлы, загрузить их на устройстве SoC и выполниться.

  • Используйте socExportReferenceDesign функционируйте, чтобы экспортировать исходный проект из модели SoC, и затем интегрировать ваш код IP к исходному проекту и развернуться к устройству SoC с помощью инструмента HDL Workflow Advisor.

  • Используйте инструмент SoC Model Creator (SoC Blockset Support Package for Xilinx Devices), чтобы создать SoC, основанный на модели на проекте выбранной ссылки для поддерживаемого Xilinx® Устройства RFSoC. Используйте созданную модель в качестве шаблона, чтобы спроектировать и симулировать алгоритм FPGA и алгоритм процессора. Затем используйте инструмент SoC Builder, чтобы создать и развернуть систему на устройстве RFSoC.

Все эти рабочие процессы требуют продукты HDL Coder™ и SoC Blockset™.

Используйте инструмент SoC Builder, чтобы развернуть модель SoC на устройстве SoC

Если вы создаете модель SoC, с нуля использующую функции SoC Blockset, сначала симулируете и совершенствовали модель по мере необходимости. Затем используйте инструмент SoC Builder, чтобы провести вас по рабочему процессу проверки, создания, загрузки и выполнения вашего проекта на устройстве SoC. Для примера использования инструмента SoC Builder смотрите Данные о Потоковой передаче от Оборудования до программного обеспечения.

Использование socExportReferenceDesign Функция, чтобы развернуть модель SoC на устройстве SoC

Если вы создаете ядро IP использование HDL Coder пользовательский рабочий процесс генерации ядра IP, можно создать пользовательский исходный проект и интегрировать ядро IP в тот проект. Используйте socExportReferenceDesign функционируйте, чтобы экспортировать исходный проект из модели SoC Blockset. Для примера использования socExportReferenceDesign функционируйте, смотрите Экспорт Пользовательский Исходный проект.

Используйте SoC Model Creator и инструменты SoC Builder, чтобы создать и развернуть модель SoC на устройстве RFSoC

Этот рабочий процесс позволяет алгоритму и разработчикам системы сгенерировать ядро IP HDL и интегрировать его в фиксированный исходный проект для быстрого прототипирования. Выберите фиксированный исходный проект и сконфигурируйте его, чтобы создать модель SoC с помощью инструмента SoC Model Creator. Отредактируйте созданную модель, чтобы включать алгоритм FPGA и алгоритм процессора. Затем или симулируйте систему или используйте инструмент SoC Builder, чтобы сгенерировать поток битов и модель I/O хоста, создать программное обеспечение и программировать устройство Xilinx RFSoC. Для получения дополнительной информации об этом рабочем процессе смотрите Поддержку RFSoC Фиксированного Исходного проекта (Пакет поддержки SoC Blockset для Устройств Xilinx).

Если вы проектируете приложение RFSoC на устройстве RFSoC и создаете ваше приложение с помощью фиксированного исходного проекта, запускаете инструмент SoC Model Creator сначала. Если вы создаете приложение на основе содержимого в Simulink® модель, можно использовать Шаблон RFSoC, чтобы начать быстро, или можно создать целую модель с нуля.

Смотрите также

|

Похожие темы

Для просмотра документации необходимо авторизоваться на сайте