Разработайте и оцените простую модель PLL

Этот пример показывает, как разработать простой PLL с помощью эталонной архитектуры и подтвердить PLL с помощью Испытательного стенда PLL.

Настройте модель испытательного стенда PLL

Откройте модель simplePLL. Модель состоит из Целого числа N PLL с Двойным Делителем частоты Модуля и Испытательным стендом PLL.

open_system('simplePLL.slx')

Спецификации PLL и нарушение.

Дважды щелкните по Целому числу N PLL с блоком Dual Modulus Prescaler, чтобы открыть диалоговое окно Block Parameters. Проверяйте, что нарушения включены в PFD и вкладках Насоса Заряда. Эффективным значением делителя часов во вкладке Prescaler является 70. Во вкладке Loop Filter значения компонента Фильтра вычисляются автоматически. Во вкладке Analysis выбраны и Графики для анализа Анализа и Замкнутого цикла Разомкнутого цикла.

Постройте динамику цикла PLL перед симуляцией

Нажмите кнопку Plot Loop Dynamics, чтобы просмотреть предварительные результаты симуляции.

Анализ замкнутого цикла состоит из Нулевой полюсом Карты, Ответа Значения, Переходного процесса и Импульсного Ответа. Пропускная способность цикла системы является МГц 2.

Анализ разомкнутого цикла состоит из Диаграмм Боде системы PLL. Поле фазы является степенями 44.

Измените испытательный стенд PLL для измерения шума фазы

Дважды щелкните по PLL Testbench, чтобы открыть диалоговое окно Block Parameters. Во вкладке Setup проверяйте, что опция измерения шума Фазы выбрана.

Постройте профиль шума фазы PLL

Запустите симуляцию для 2.25e-5 s. Результаты симуляции отображены на значке Испытательного стенда PLL. Измеренный уровень шума фазы при определенных смещениях частоты соответствует своим целевым значениям.

Дважды щелкните по PLL Testbench, чтобы открыть диалоговое окно Block Parameters. Нажмите кнопку профиля шума фазы Phot. PLL рабочая частота является 2.1 GHz и измеренные соответствия профиля шума фазы с целевым профилем.