Щелкните, чтобы просмотреть и отредактировать карту распределения памяти FPGA.
Используйте основанные на хосте скрипты с интегрированным ведущим устройством JTAG на целевой платформе, чтобы инициализировать регистры конфигурации и области памяти в сгенерированном проекте. Можно также использовать его, чтобы взаимодействовать с проектом при выполнении в порядке считать назад диагностические информации. Ведущее устройство JTAG может использоваться вместо или в дополнение к встраиваемому процессору на целевой платформе.
Значение по умолчанию:
on
, off
Для основанных на процессоре платформ включайте систему обработки. Система обработки должна быть включена при использовании Embedded Coder®, чтобы сгенерировать встроенное программное обеспечение.
Значение по умолчанию:
off
, on
Задержка от оборудования, утверждающего прерывание к запуску процедуры обработки прерывания.
Значение по умолчанию:
0.00001
Часы конфигурации системы управляют интерфейсами регистра конфигурации для ядер IP поставщика в системе. Созданные пользователями ядра Simulink® IP используют параметр ниже для его шины регистра конфигурации.
Значение по умолчанию:
50
Часы для всех основанных на Simulink сгенерированных ядер IP HDL. Одни часы управляют всем IP и используются и для datapath и для логики регистра конфигурации.
Значение по умолчанию:
100