Vision HDL Toolbox

Разработайте обработку изображений, видео и системы компьютерного зрения для FPGAs и ASICs

Vision HDL Toolbox™ предоставляет передающие потоком пиксель алгоритмы для разработки и реализации систем видения на FPGAs и ASICs. Это служит основой проекта, которая поддерживает разнообразный набор интерфейсных типов, форматов кадра и частоты кадров, включая высокой четкости (1080p) видео. Обработка изображений, видео и алгоритмы компьютерного зрения в тулбоксе используют архитектуру, подходящую для реализаций HDL.

Алгоритмы тулбокса разработаны, чтобы сгенерировать читаемый, синтезируемый код в VHDL и Verilog (с HDL Coder™). Сгенерированный HDL-код может обработать 1080p60 в режиме реального времени.

Возможности тулбокса доступны как Системные объекты MATLAB® и блоки Simulink®.

Начало работы

Изучите основы Vision HDL Toolbox

Форматы видео и интерфейсы

Преобразуйте между основанным на кадре видео и пиксельными потоками

Оптимизированный HDL проект алгоритма

Выберите блоки или Системные объекты для обработки потокового видео

Генерация HDL-кода и развертывание

Сгенерируйте HDL-код с помощью HDL Coder, проверьте использование HDL Verifier™, прототип с помощью пакетов аппаратной поддержки