exponenta event banner

HDL Coder — Блоки

Модель и проект архитектуры

Проект модели

Bit ConcatКонкатенации до 128 входных слов в один выход
Bit ReduceAND, OR или битное сокращение XOR на всех битах входного сигнала к одному биту
Bit RotateВращайте входной сигнал позициями двоичного разряда
Bit ShiftЛогический или арифметический сдвиг входного сигнала
Bit SliceВозвратите поле последовательных битов от входного сигнала
Cosine HDL OptimizedРеализуйте волну косинуса фиксированной точки, оптимизированную для генерации HDL-кода
Sine HDL OptimizedРеализуйте синусоиду фиксированной точки при помощи подхода интерполяционной таблицы, оптимизированного для генерации HDL-кода
HDL CounterИли ограниченный количеством аппаратный счетчик свободного доступа
RAM и блоки ROM
Dual Port RAMДвухпортовый RAM с двумя выходными портами
Dual Port RAM SystemДвухпортовый блок RAM на основе hdl. Системный объект RAM со способностью ввести начальное значение
Dual Rate Dual Port RAMДвухпортовый RAM, который поддерживает два уровня
HDL FIFOПоследовательность хранилищ входных выборок в методе "первым пришел - первым вышел" (FIFO) регистр
Simple Dual Port RAMДвухпортовый RAM с одним выходным портом
Simple Dual Port RAM SystemПростой блок Dual Port RAM на основе hdl. Системный объект RAM со способностью ввести начальное значение
Single Port RAMОдин порт RAM
Single Port RAM SystemОдин блок Port RAM на основе hdl. Системный объект RAM со способностью ввести начальное значение
Иерархические проекты и синхронное аппаратное поведение
Unit Delay Enabled SynchronousСигнал задержки входа к одному периоду расчета, когда внешний Включает сигнал, верно
Unit Delay Resettable SynchronousСигнал задержки входа к одному периоду расчета, когда внешний сигнал Сброса является ложным
Unit Delay Enabled Resettable SynchronousСигнал задержки входа к одному периоду расчета, когда внешний Включает сигнал, верно, и внешний сигнал Сброса является ложным
State ControlЗадайте синхронный сброс и включите поведение для блоков с состоянием
Synchronous SubsystemПредставляйте подсистему, которая имеет синхронный сброс, и включите поведение
Enabled Synchronous SubsystemПредставляйте включенную подсистему, которая имеет синхронный сброс, и включите поведение
Resettable Synchronous SubsystemПредставляйте восстановленную подсистему, которая имеет синхронный сброс, и включите поведение

Нативная плавающая точка

Float TypecastПреобразуйте тип типа с плавающей точкой к беззнаковому целому или наоборот
HDL ReciprocalВычислите обратную величину с методом приближения Ньютона-Raphson

Скорость и оптимизация области

Оптимизация скорости

Deserializer1DПреобразуйте скалярный поток или меньшие векторы к векторному сигналу
Multiply-AccumulateВыполните умножение - накапливают операцию на входных параметрах
Multiply-AddУмножьтесь - добавляет объединенная операция
Serializer1DПреобразуйте векторный сигнал в скалярные или меньшие векторы