Vision HDL Toolbox™ предоставляет передающие потоком пиксель алгоритмы для разработки и реализации систем видения на FPGAs и ASICs. Это служит основой проекта, которая поддерживает разнообразный набор интерфейсных типов, форматов кадра и частоты кадров. Обработка изображений, видео и алгоритмы компьютерного зрения в тулбоксе используют архитектуру, подходящую для реализаций HDL.
Алгоритмы тулбокса спроектированы, чтобы сгенерировать читаемый, синтезируемый код в VHDL® и Verilog® (с HDL Coder™). Сгенерированный HDL-код доказан FPGA для форматов кадра до 8k разрешения и для видео высокой частоты кадров (HFR).
Возможности тулбокса доступны, когда MATLAB® функционирует, Системные объекты и блоки Simulink®.
Этот пример показывает, как спроектировать предназначенный на оборудование фильтр изображений с помощью блоков Vision HDL Toolbox™.
В этом примере показано, как создать предназначенный на оборудование проект в Simulink®, который реализует то же поведение как исходный проект MATLAB®.
Этот пример показывает, как спроектировать предназначенный на оборудование фильтр изображений с помощью объектов Vision HDL Toolbox™.
Этот пример демонстрирует рабочий процесс для ускорения алгоритма обработки видеоданных пиксельного потока с помощью MATLAB Coder™ и генерируя HDL-код из проекта.