Когда вы разделите свой проект на аппаратные и программные компоненты, используйте HDL Workflow Advisor HDL Coder™, чтобы предназначаться для вашего проекта на автономных платах FPGA, устройствах SoC и FPGA Speedgoat модули IO. Проект состоит из алгоритма DUT, для которого вы генерируете код RTL и ядро IP и компоненты программного обеспечения, для которых вы генерируете встроенный код, чтобы работать на процессоре. Вы используете интерфейсы AXI, чтобы взаимодействовать через интерфейс между аппаратными и программными компонентами.
Рабочий процесс элемента кода аппаратного программного обеспечения для платформ SoC
Высокоуровневый рабочий процесс продвигается для предназначения для платформы SoC.
Процессор и синхронизация FPGA
В HDL Workflow Advisor можно выбрать Processor/FPGA synchronization mode для процессора и FPGA, когда you:The после режимов синхронизации доступны:
Запустите рабочий процесс HDL со скриптом
Экспортируйте, импортируйте или сконфигурируйте скрипт команды CLI Рабочего процесса HDL.
Начало работы с HDL Workflow Advisor
Изучите основы HDL Workflow Advisor и как запустить различные задачи.
Модель и сигналы тестовой точки отладки с HDL Coder
Пример, который показывает, как добавить тестовые точки в сигналы в вашей модели и отладить эти сигналы в сгенерированном HDL-коде.
Целевые Советы FPGA программы или устройства SoC
Как программировать целевое Оборудование Intel или Xilinx.