Создание единого логического выхода путем объединения логических вентилей, реализующих логические функции.
| КМОП И | Поведенческая модель КМОП И затвора |
| Буфер CMOS | Поведенческая модель затвора буфера CMOS |
| CMOS NAND | Поведенческая модель затвора CMOS NAND |
| CMOS NOR | Поведенческая модель затвора CMOS NOR |
| CMOS НЕ | Поведенческая модель затвора CMOS NOT |
| CMOS ИЛИ | Поведенческая модель затвора ИЛИ КМОП |
| CMOS XOR | Поведенческая модель затвора CMOS XOR |
| Защелка S-R | Поведенческая модель S-R-защелки |
| Триггер Шмитта | Поведенческая модель триггера Шмитта |
Параметризация блоков из таблиц данных
Обзор методов, используемых для определения параметров блока в соответствии с данными из спецификаций изготовителя.
Выбор выходной модели для логических блоков
Изучите две модели вывода, доступные для логических блоков.