Преобразователи данных

Симулируйте последовательный регистр аппроксимации (SAR) и флэш-преобразователи аналого-цифровых данных (АЦП)

Моделирует и анализирует показатели эффективности аналого-цифровых преобразователей данных. Начните с полных системных моделей типичных архитектур АЦП, таких как РСА или flash ADC. Измените параметры АЦП до достижения требуемых системных спецификаций. Используйте измерения и Testbenches, чтобы подтвердить свой проект.

Блоки

расширить все

Sampling Clock SourceСгенерируйте тактовый сигнал с диафрагмой апертуры
Flash ADCN-битный АЦП с флэш- архитектура
SAR ADCN-битовый последовательный регистр приближения (SAR), основанный на АЦП
Binary Weighted DACN-битный ЦАП, основанный на R-2R архитектуре резисторов
Segmented DACПреобразуйте большой цифровой вход в аналоговый сигнал с помощью расположения небольших ЦАП

Темы

Сравнение РСА с идеальным АЦП

Этот пример показывает сравнение РСА от Mixed-Signal Blockset™ до идеальной модели АЦП с нарушениями, представленными в Анализе Простого АЦП с нарушениями.

Эффект ухудшения метастабильности во флэш-АЦП

В этом примере показано, как настроить флэш-аналого-цифровой преобразователь (АЦП) путем добавления вероятности метастазирования в качестве нарушения.

Сравнение двоичного взвешенного DAC с идеальным DAC

Этот пример показывает сравнение бинарного взвешенного DAC от Mixed-Signal Blockset™ к идеальной модели DAC.

Рекомендуемые примеры

Для просмотра документации необходимо авторизоваться на сайте