HDL Workflow Advisor тестируется со следующими сторонними инструментами синтеза FPGA:
Intel® Quartus Prime 17.1
Xilinx® Vivado® Design Suite 2018.2
Microsemi® Libero® SoC 11.8
Xilinx ISE 14.7
Чтобы использовать сторонние инструменты синтеза с HDL Coder™, поддерживаемый инструмент синтеза должен быть установлен, и исполняемый файл инструмента синтеза должен быть на системном пути. Для получения дополнительной информации смотрите Setup Инструмента.
FPGAs, поддержанные для FPGA в симуляции цикла с HDL Verifier™, перечислены в документации HDL Verifier.
Можно также добавить пользовательские платы FPGA с помощью менеджера Совета FPGA. Смотрите Индивидуальную настройку Совета FPGA для деталей.
Для FPGA в цикле или Индивидуальной настройке для Устройства USRP® с помощью HDL Workflow Advisor, должен быть установлен поддерживаемый инструмент синтеза, и исполняемый файл инструмента синтеза должен быть на системном пути. Для получения дополнительной информации смотрите Setup Инструмента.
| Модуль ввода-вывода Speedgoat | Устройство FPGA | Инструмент синтеза |
|---|---|---|
| IO342 | Xilinx Kintex UltraScale | Для получения дополнительной информации и узнать о требованиях инструмента синтеза, смотрите Поддержку HDL Xilinx с Модулями Speedgoat IO. |
| IO333, IO334, IO335 | Xilinx Kintex-7 | |
| IO332, IO397 | Xilinx Artix-7 | |
| IO323, IO331 | Спартанец Xilinx 6 |
Следующее оборудование поддерживается для Типичного рабочего процесса ASIC/FPGA:
| Инструмент синтеза | Семейство устройств |
|---|---|
| Xilinx Vivado | Kintex7 |
| Artix7 | |
| Kintex UltraScale + | |
| KintexU | |
| Spartan7 | |
| Virtex UltraScale + | |
| Virtex7 | |
| VirtexU | |
| Zynq | |
| Zynq UltraScale + | |
| Xilinx ISE | Virtex6 |
| Virtex5 | |
| Virtex4 | |
| Спартанский-3A DSP | |
| Спартанец 3E | |
| Spartan3 | |
| Spartan6 | |
| Altera® Quartus II | Cyclone® III |
| IV циклона | |
| Arria® II GX и GZ | |
| Stratix® IV | |
| Стрэтикс V | |
| Циклон III | |
| Arria 10 | |
| Аррия V ГКС | |
| MAX 10 | |
Микрополу либеро SoC | SmartFusion2 SoC |
| RTG4 | |
| IGLOO2 |
Следующее оборудование поддерживается для рабочего процесса Генерации Ядра IP:
| Инструмент синтеза | Целевая платформа |
|---|---|
| Xilinx Vivado | Zedboard и с FMC-HDMI-CAM и FMCOMMS2/3/4/ |
| ZC706 и с FMC-HDMI-CAM и FMCOMMS2/3/4/ | |
| ZC702 с FMC-HDMI-CAM | |
| Оценочный комплект Zynq ZC706 | |
| Оценочный комплект Zynq ZC702 | |
| PicoZed FMC-HDMI-CAM | |
| Altera Куарт II | Комплект разработчика Arria 10 SoC |
| Циклон V версий комплекта разработчика SoC. C и версия. D | |
| Макетная плата DECA Max 10 FPGA стрелки | |
| Стрелка макетная плата SoCKit | |
| Комплект разработчика Arria 10 GX FPGA |
Следующее оборудование поддерживается для рабочего процесса Тюремщика FPGA:
Altera Arria II комплектов разработчика FPGA GX
Циклон Altera III комплектов разработчика FPGA
Altera комплект разработчика Сиклоуна IV ГКС ФПГИ
Разработка Altera DE2-115 и образовательная плата
Спартанец XUP Atlys 6 макетных плат
Макетная плата DSP спартанца-3A Xilinx 1800 А
Спартанец Xilinx 6 макетных плат SP605
Макетная плата Xilinx Virtex-4 ML401
Макетная плата Xilinx Virtex-4 ML402
Макетная плата Xilinx Virtex-5 ML506
Макетная плата Xilinx Virtex-6 ML605
Для макетных плат FPGA, которые имеют больше чем одно устройство FPGA, только одно такое устройство может использоваться с Тюремщиком FPGA.
Можно также добавить пользовательские платы FPGA с помощью менеджера Совета FPGA. HDL Coder поддерживает следующие семейства устройств FPGA для индивидуальной настройки платы; то есть, когда вы создаете свой собственный файл определения платы. Смотрите Индивидуальную настройку Совета FPGA (HDL Verifier).
| Семейство устройств | |
|---|---|
| Xilinx | Kintex7 |
| Спартанский-3A DSP | |
| Spartan3 | |
| Spartan3A и Spartan3AN | |
| Spartan3E | |
| Spartan6 | |
| Virtex4 | |
| Virtex5 | |
| Virtex6 | |
| Virtex7 | |
| Altera | Циклон III |
| IV циклона | |
| Arria II | |
| IV Stratix | |
| Стрэтикс V | |