SoC Blockset™ обеспечивает блоки Simulink® и инструменты визуализации для моделирования, симуляции и анализа аппаратной и программной архитектуры для ASICs, FPGAs и систем на чипе (SoC). Можно создать архитектуру системы с помощью моделей памяти, моделей шины и моделей I/O, и моделировать архитектуру вместе с алгоритмами.
SoC Blockset позволяет вам моделировать память и внутреннюю и внешнюю возможность соединения, а также планирование и эффекты ОС, с помощью генерируемого тестового трафика или действительных данных о вводе-выводе. Можно быстро исследовать различные архитектуры системы, оценочную сложность интерфейса для аппаратного и программного разделения, и оценить производительность программного обеспечения и использование аппаратных средств.
SoC Blockset экспортирует исходные проекты для Xilinx® и устройств Intel® FPGA и платформ SoC, включая Zynq®-7000, UltraScale +™ и Intel SoC FPGAs. Эти исходные проекты могут использоваться с Design Tool Xilinx и Intel.
Создайте модели SoC с помощью шаблонов Проекта Simulink.
Пошаговые инструкции и инструкции, чтобы создать проект SoC Blockset и модели для приложения SoC.
Изучите определение SoC Blockset выполнения задачи и жизненный цикл задачи в процессоре.
Введение в память и межрегистровые пересылки