Руководства по моделированию HDL-моделирования являются набором рекомендуемых руководящих принципов для создания Simulink® модели, блоки MATLAB Function и Stateflow® графики для генерации кода с HDL- Coder™. В дополнение к архитектурному руководству, поскольку сгенерированный код предназначен для аппаратных платформ, таких как FPGA, ASIC и SoCs, можно использовать эти инструкции для оптимизации проекта для скорости или области на целевом компьютере.
Инструкции по оптимизации скорости и площади по нумерованному списку
Список инструкций по оптимизации скорости и площади в порядке возрастания идентификатора Руководства.
HDL-руководства по моделированию уровней серьезности
Различные уровни серьезности, связанные с руководствами по моделированию HDL и их описанием.
Настройки совместного использования ресурсов для различных блоков
Рекомендуемые настройки для эффективного использования оптимизации совместного использования ресурсов для различных блоков.
Совместное использование ресурсов подсистем и IP-адресов с плавающей точкой
Рекомендуемые параметры для эффективного использования оптимизации совместного использования ресурсов для подсистем и IP-адресов с плавающей точкой.
Инструкции по совместному использованию ресурсов для векторной обработки и матричного умножения
Совместное использование ресурсов - это оптимизация области, при которой HDL Coder идентифицирует несколько функционально эквивалентных ресурсов и заменяет их одним ресурсом.
Инструкции по Конвейеризации распределенной Конвейеризации и тактовой частотой
Генератор кода представляет регистры, когда вы задаете определенные реализации блоков или используете определенные настройки.
Вставьте распределенные регистры трубопроводов для блоков с входами типа векторных данных
Рекомендуемые настройки для эффективного использования оптимизации распределённой конвейеризации с векторными входами.