Реализуйте Simulink® моделировать или подсистему в оборудовании путем генерации HDL-кода и развертывания этого кода на специфичной для приложения интегральной схеме (ASIC) или программируемой в поле массиве ворот (FPGA). Эти примеры показывают, как сгенерировать HDL-код из моделей Simulink. Для получения дополнительной информации о генерации HDL-кода из моделей Simulink, смотрите HDL Code Generation от Simulink (HDL Coder).
Основанное на FPGA формирование луча в Simulink: Часть 1 - Проект алгоритма
Это руководство является первым из двух серий, которые проведут вас через то, как разработать beamformer в Simulink ®, подходящий для реализации на оборудовании, таком как программируемая матрица ворот (FPGA ).
Основанное на FPGA формирование луча в Simulink: Часть 2 - Генерация кода
Это руководство является вторым из двухкомпонентных серий, которые проведут вас через шаги, чтобы сгенерировать HDL-код для алгоритма формирования луча и проверить, что сгенерированный код функционально правильен.