Unit Delay External IC (Obsolete)

Сигнал задержки на один период периода дискретизации с внешним начальным условием

Совместимость

Примечание

Не рекомендуется использовать блок «Unit Delay External IC». Этот блок был удален из дискретной библиотеки в R2016b. В новых моделях используйте блок Delay (с параметрами, установленными соответствующим образом). Существующие модели, которые содержат блок Unit Delay External IC, продолжают работать на обратную совместимость.

  • Unit Delay External IC (Obsolete) block

Библиотека

Дополнительная математика и  дискретная/дополнительная дискретная (до R2016b)

Описание

Блок Unit Delay External IC задерживает свой вход на один период дискретизации. Этот блок эквивалентен z-1 оператор дискретного времени. Блок принимает один вход и генерирует один выход, оба из которых могут быть скалярными или векторными. Если вход является вектором, все элементы вектора задерживаются на один и тот же период дискретизации.

Выход блока для первого периода дискретизации равен сигналу IC.

Вы задаете время между выборками с параметром Sample time. Настройка -1 означает, что блок наследует Sample time.

Поддержка типа данных

Блок Unit Delay External IC принимает сигналы следующих типов данных:

  • Плавающая точка

  • Встроенное целое число

  • Фиксированная точка

  • Булев

Типы данных входов u и IC должно быть то же самое. У выход есть совпадающий тип данных u и IC.

Для получения дополнительной информации смотрите Типы данных, поддерживаемые Simulink в Simulink® документация.

Параметры

Sample time

Задайте временной интервал между выборками. Чтобы наследовать шаг расчета, установите этот параметр равным -1. Для получения дополнительной информации см. раздел «Задание шага расчета» в интерактивной документации.

Особенности

Типы данных

Двойное | Одно | Логическое | Базовое Целое Число | Фиксированная Точка

Шаг расчета

Задан в параметре Sample time

Прямое сквозное соединение

Нет, порта входа

Да, внешней IC порт

Многомерные сигналы

Нет

Сигналы переменного размера

Да

Обнаружение пересечения нулем

Нет

Генерация кода

Да

Представлено до R2006a