Фазовая подстройка частоты

Спроектируйте и симулируйте аналоговые системы фазовой подстройки частоты (PLL)

Спроектируйте систему PLL, начинающую с основных блоков основы или с семейства эталонных архитектур. Симулируйте и анализируйте систему PLL, чтобы проверить ключевые характеристики производительности сервопривода, пока вы не выполните системным техническим требованиям.

Можно запустить путем обеспечения технических требований, и ухудшения каждой основы блокируют и соединяют блоки, чтобы смоделировать различные архитектурные модели PLL (подход снизу вверх). В качестве альтернативы можно запустить с полных системных моделей типичных архитектур PLL и настроить те модели до, чтобы выполнить системным техническим требованиям (нисходящий подход).

Используйте Измерения и Испытательные стенды в течение процесса проектирования, чтобы проверить технические требования блоков и целой системы при наличии недостатков.

Блоки

развернуть все

Charge PumpВыведите ток, пропорциональный различию в рабочем цикле между двумя входными портами
Loop FilterСекунда модели - треть - или контурный фильтр пассивного элемента четвертого порядка
PFDДетектор фазы/частоты, который сравнивает фазу и частоту между двумя сигналами
VCOУправляемый напряжением генератор модели
Ring Oscillator VCOКольцевой VCO генератора модели
Single Modulus PrescalerЦелочисленный делитель часов, который делит частоту входного сигнала
Dual Modulus PrescalerЦелочисленный делитель часов с отношениями на два делителя
Fractional Clock Divider with AccumulatorСинхронизируйте делитель, который делит частоту входного сигнала дробным номером
Fractional Clock Divider with DSMМодулятор Сигмы Delta основывал дробный делитель часов
Fractional N PLL with AccumulatorСинтезатор частоты с аккумулятором основывал дробную архитектуру PLL N
Fractional N PLL with Delta Sigma ModulatorСинтезатор частоты с модулятором сигмы дельты основывал дробную архитектуру PLL N
Integer N PLL with Dual Modulus PrescalerСинтезатор частоты с двойным числом с основанием делителя частоты модуля N архитектура PLL
Integer N PLL with Single Modulus PrescalerСинтезатор частоты с одним числом с основанием делителя частоты модуля N архитектура PLL

Темы

Спроектируйте и оцените простую модель PLL

В этом примере показано, как спроектировать простую фазовую подстройку частоты (PLL) с помощью эталонной архитектуры и подтвердить его с помощью Испытательного стенда PLL.

Рекомендуемые примеры

Для просмотра документации необходимо авторизоваться на сайте