Замкнутые циклы фазы

Функции замкнутого цикла фазы

Подбиблиотека Components содержит модели управляемого напряжением осциллятора (VCO), а также модели (PLL) замкнутого цикла фазы.

Для получения дополнительной информации о замкнутых циклах фазы, смотрите работы, перечисленные в Выбранной Библиографии для Синхронизации.

Управляемые напряжением блоки осциллятора

Управляемый напряжением осциллятор является одной частью замкнутого цикла фазы. Непрерывно-разовый VCO и блоки VCO Дискретного времени реализуют управляемые напряжением осцилляторы. Эти блоки производят выходные сигналы непрерывно-разового и дискретного времени, соответственно. Выходной сигнал каждого блока является синусоидальным, и изменяет свою частоту в ответ на амплитудные изменения входного сигнала.

Обзор симуляции PLL

Замкнутый цикл фазы (PLL), когда используется в сочетании с другими компонентами, помогает синхронизировать получатель. PLL является автоматической системой управления, которая настраивает фазу локального сигнала совпадать с фазой полученного сигнала. Дизайнерские работы PLL лучше всего для узкополосных сигналов.

Простой PLL состоит из детектора фазы, контурного фильтра и управляемого напряжением осциллятора (VCO). Например, следующие данные показывают, как эти компоненты располагаются для аналогового PLL полосы пропускания. В этом случае детектор фазы является только множителем. Сигнал e (t) часто называется сигналом ошибки.

Следующая таблица указывает на поддерживаемые типы PLLs и блоков, которые реализуют их.

Поддерживаемый PLLs в библиотеке компонентов

Тип PLLБлок
Аналоговый PLL полосы пропускания Замкнутый цикл фазы
Аналоговый основополосный PLL Основополосный PLL
Линеаризовавший аналоговый основополосный PLL Линеаризовавший основополосный PLL
Цифровой PLL с помощью насоса заряда Заряжайте PLL насоса

Различные PLLs используют различные детекторы фазы, фильтры и характеристики VCO. Некоторые из этих атрибутов встроены в блоки PLL в этом продукте, в то время как другие зависят от параметров, которые вы устанавливаете в маске блока:

  • Вы задаете передаточную функцию фильтра в маске блока с помощью параметров Lowpass filter denominator и Lowpass filter numerator. Каждый из этих параметров является вектором, который перечисляет коэффициенты соответствующего полинома в порядке убывающих экспонент переменной s. Чтобы разработать фильтр, можно использовать функции, такие как butter, cheby1 и cheby2 в Signal Processing Toolbox.

  • Вы задаете характеристики ключа VCO в маске блока. Все четыре блока PLL используют параметр VCO input sensitivity. Некоторые блоки также используют VCO quiescent frequency, VCO initial phase и параметры VCO output amplitude.

  • Детектор фазы для каждого из блоков PLL является функцией, которую вы не можете изменить от маски блока.

Реализация аналогового основополосного PLL

В отличие от моделей полосы пропускания для замкнутого цикла фазы, основополосная модель не зависит от несущей частоты. Это позволяет вам использовать более низкий уровень выборки в симуляции. Два блока реализуют аналоговый основополосный PLLs:

Линеаризовавшая модель и не линеаризовавшая модель отличаются по этому, линеаризовавшая модель использует приближение

sin(Δθ(t))Δθ(t)

упростить вычисления. Это приближение близко, когда Δθ (t) является близким нулем. Таким образом, вместо того, чтобы использовать входной сигнал и выходной сигнал VCO непосредственно, линеаризовавшая модель PLL использует только их фазы.

Реализация цифрового PLL

PLL насоса заряда является классическим цифровым PLL. В отличие от аналогового упомянутого выше PLLs, PLL насоса заряда использует детектор фазы последовательной логики, который также известен как цифровой детектор фазы или детектор фазы/частоты.

Выбранная библиография для синхронизации

[1] Гарднер, F.M., “Циклы Charge-pump Phase-lock”, Сделка IEEE на Коммуникациях, Издании 28, ноябрь 1980, стр 1849–1858.

[2] Гарднер, F.M., “Точность фазы Насоса Заряда PLLs”, Сделка IEEE на Коммуникациях, Издании 30, октябрь 1982, стр 2362–2363.

[3] Гупта, Южная Каролина, “Замкнутые циклы Фазы”, Продолжения IEEE, Издания 63, февраль 1975, стр 291–306.

[4] Линдси, В.К. и К.М. Чи, “Обзор Цифровых Замкнутых циклов Фазы”, Продолжения IEEE, Издания 69, апрель 1981, стр 410–431.

[5] Mengali, Умберто, и Альдо Н. Д'Андреа, методы синхронизации для Диджитэл-Ресиврс, Нью-Йорк, нажатия пленума, 1997.

[6] Meyr, Генрих, и Герд Ашайд, синхронизация в цифровой связи, издании 1, Нью-Йорк, John Wiley & Sons, 1990.

[7] Moeneclaey, Марк и Герт де Жонгх, “Ориентированный на ML на Синхронизацию Поставщика услуг NDA для Общих Вращательно Симметричных Сигнальных созвездий”, Транзакции IEEE на Коммуникациях, Издании 42, № 8, август 1994, стр 2531–2533.

[8] Рис, Майкл. Цифровая связь: подход дискретного времени. Верхний Сэддл-Ривер, NJ: Prentice Hall, 2009.

Для просмотра документации необходимо авторизоваться на сайте