Шаблон High-Definition Multimedia Interface (HDMI) предоставляет имитационную модель для потоковой передачи видео SoC с использованием пакета поддержки SoC Blockset™ для устройств Xilinx ®. Этот шаблон используется для моделирования и анализа влияния внутренних и внешних подключений, таких как поведение ввода-вывода HDMI на алгоритм обработки изображений.

Компьютерное зрение Toolbox™
Видение HDL Toolbox™
Пакет поддержки пакетов SoC для устройств Xilinx
Видеопотоки HDMI из блока HDMI Rx в FPGA, который реализует алгоритм обработки видеоданных. Обработанные изображения поступают в блок Tx HDMI.
Пиксельная модель FPGA использует блоки VideyStream Connector для подключения различных подсистем и блоков ввода-вывода HDMI. VideyStream Connector требуется для создания каждой подсистемы в виде отдельного IP-адреса в реализованной эталонной конструкции из модели. Поскольку модель кадра FPGA предназначена только для моделирования и не используется для реализации, блоки соединителя видеопотока не моделируются.
В MATLAB ® на вкладке Ярлыки проекта (Project Shortcuts) щелкните Открыть пиксельную модель FPGA (Open FPGA pixel model). Откройте окно FPGA Algorithm Wrapper, как показано выделенным зеленым цветом.
![]()
FPGA Algorithm, также выделенный зеленым цветом, содержит транзитные порты и сигналы.
![]()
Вы можете изменить содержимое модели алгоритма FPGA, чтобы включить нужный алгоритм обработки изображения, с полным моделированием и формированием кода окружающей системы видеопамяти. Для разработки и исследования чистого алгоритма щелкните Открыть модель кадра FPGA (Open FPGA frame model) на вкладке Ярлыки проекта (Project Shortcuts) и повторите этот шаг.
Создание нового проекта с помощью шаблонов | Использование шаблона для создания модели SoC