HDL Verifier

Протестируйте и проверьте Verilog и VHDL с помощью плат FPGA и симуляторов HDL

HDL Verifier™ позволяет вам протестировать и проверить Verilog® и VHDL® проекты для FPGAs, ASICs и SoCs. Можно проверить RTL по испытательным стендам, запускающимся в MATLAB® или Simulink® использование cosimulation с симулятором HDL. Эти те же испытательные стенды могут использоваться с FPGA и макетными платами SoC, чтобы проверить реализации HDL в оборудовании.

HDL Verifier обеспечивает инструменты для отладки и тестирования реализаций FPGA на Xilinx® и Intel® платы. Можно использовать MATLAB, чтобы записать в и читать из регистров с отображенной памятью для тестирования проектов на оборудовании. Можно вставить зонды в проекты и установить триггерные условия, чтобы загрузить внутренние сигналы в MATLAB для визуализации и анализа.

HDL Verifier генерирует модели верификации для использования в испытательных стендах RTL, включая испытательные стенды Универсальной методологии верификации (UVM). Эти модели запускаются исходно в средствах моделирования, которые поддерживают Интерфейс программирования на машинном языке (DPI) SystemVerilog.

Запуск

Изучите основы HDL Verifier

Верификация с Cosimulation

Cosimulation между симуляторами HDL и MATLAB и Simulink

Верификация с оборудованием FPGA

Соедините плату FPGA с MATLAB и Simulink для верификации и отладки аппаратных проектов

Верификация с UVM и компонентами SystemVerilog

Генерация UVM или компонентов SystemVerilog DPI

Интегрируйте верификацию с генерацией HDL-кода

Сгенерируйте испытательные стенды, чтобы проверить HDL-код, сгенерированный с HDL Coder™

Генерация модели уровня транзакций

Генерация SystemC TLM виртуальные прототипы

HDL Verifier Поддерживаемые аппаратные средства

Поддержка стороннего оборудования, такого как Xilinx, Intel, и Микрополу® Платы FPGA