exponenta event banner

Преобразователи данных

Моделирование последовательных регистров аппроксимации (SAR) и флэш-преобразователей аналоговых и цифровых данных (ADC)

Моделирование и анализ показателей производительности аналого-цифровых преобразователей данных. Начните с полных системных моделей типичных архитектур ADC, таких как SAR или flash ADC. Измените параметры АЦП до достижения требуемых системных спецификаций. Используйте команды Измерения и испытания для проверки конструкции.

Блоки

развернуть все

Источник тактового сигнала выборкиФормирование тактового сигнала с флуктуацией апертуры
АЦП флэш-памятиN-битный АЦП с архитектурой флэш-памяти
АЦП SARN-битовый регистр последовательного приближения (SAR) на основе ADC
Двоичный взвешенный DACN-битный DAC на основе архитектуры взвешенного резистора R-2R
Сегментированный DACПреобразование большого цифрового входа в аналоговый сигнал с помощью размещения небольших DAC

Темы

Сравнение АЦП SAR с идеальным АЦП

В этом примере показано сравнение АЦП SAR из Blockset™ смешанного сигнала с идеальной моделью АЦП с нарушениями, представленными в разделе Анализ простого АЦП с нарушениями.

Влияние нарушения метастабильности во флэш-ADC

В этом примере показано, как настроить флэш-аналого-цифровой преобразователь (АЦП) путем добавления вероятности метастабильности в качестве нарушения.

Сравнение двоичного взвешенного DAC с идеальным DAC

В этом примере показано сравнение двоичного взвешенного ЦАП из Blockset™ смешанного сигнала с идеальной моделью ЦАП.

Характерные примеры