Vision HDL Toolbox™ предоставляет библиотеки блоков и системных объектов, которые поддержка генерацию HDL-кода. Чтобы сгенерировать HDL-код из этих проектов, вы должны иметь лицензию HDL Coder. HDL Coder также позволяет вам генерировать скрипты и испытательные стенды для использования со сторонними Симуляторами HDL.
Если у вас есть лицензия HDL Verifier, можно использовать функцию цикла для прототипирования HDL- проекта на плате FPGA. Блоки на этой странице обеспечивают повышение эффективности потоковой передачи пиксельных данных через Simulink® к интерфейсу платы FPGA. HDL Verifier также позволяет вам косимулировать модель Simulink с проектом, выполняемым в стороннем симуляторе.
FIL Frame To Pixels | Преобразуйте видео на основе кадра в поток пикселей для цикл |
FIL Pixels To Frame | Преобразуйте поток пикселей из цикл в видео на основе фрейма |
visionhdlsetup | Настройте параметры модели для генерации HDL-кода для потокового видео |
Генерация HDL-кода из Vision HDL Toolbox
Сгенерируйте HDL-код из MATLAB® коды и Simulink.
Cosimulate проекты в MATLAB или Simulink со сторонними симуляторами HDL.
Верификация проекта в режиме реального времени с использованием ПЛИС.
Алгоритмы видения прототипов на оборудовании на основе Zynq
Проекты прототипа Vision HDL Toolbox на Zynq® платы, использующие пакеты поддержки.
Можно смоделировать внешнюю память с помощью функций из пакета поддержки Vision HDL Toolbox для Xilinx® Оборудование на основе Zynq или SoC Blockset™.