Простая реализация дельта-сигмы АЦП. Вход в области значений 0 к Vref (= 1V) интегрируется, пока он не заставит интегратора сбросить. Время сброса пропорционально входу значению. Демодуляция импульсов выполняется lowpass фильтром. Блок Asynchronous Выборки & Hold ведет себя как edge-триггерный D-триггер, передая вход U для вывода Y только на восходящем фронте синхроимпульса. Эта модель может использоваться, чтобы исследовать и понять влияние эффектов операционного усилителя, таких как эквивалентный входной шум на точность преобразования. Чтобы выключить шум, откройте блок Vn и выберите 'Disabled' для шумового режима.