Быстрое преобразование Фурье — оптимизированный для генерации HDL-кода (HDL Coder)
Блок FFT HDL Optimized доступен с DSP System Toolbox™.
Для получения информации о поведении симуляции и параметрах блоков, смотрите Оптимизированный HDL БПФ.
Этот блок имеет одну, архитектуру HDL по умолчанию.
Количество регистров, чтобы поместить при выходных параметрах путем перемещения существующих задержек в рамках проекта. Распределенная конвейеризация не перераспределяет эти регистры. Значение по умолчанию 0. См. также ConstrainedOutputPipeline.
Количество входных настроек канала связи, чтобы вставить в сгенерированный код. Распределенная конвейеризация и ограниченная выходная конвейеризация могут переместить эти регистры. Значение по умолчанию 0. См. также InputPipeline.
Количество выходных настроек канала связи, чтобы вставить в сгенерированный код. Распределенная конвейеризация и ограниченная выходная конвейеризация могут переместить эти регистры. Значение по умолчанию 0. См. также OutputPipeline.
Если вы используете блок FFT HDL Optimized с блоком State Control в Enabled Подсистеме, дополнительный порт сброса не поддержан. Если вы включите порт сброса на блоке FFT HDL Optimized в такой подсистеме, модель будет ошибка на Схеме Обновления.