exponenta event banner

Системная интеграция IP-ядра процессора DL

Ручная интеграция созданного IP-ядра процессора глубокого обучения (DL) в конструкцию системы

Deep Learning HDL Toolbox™ генерирует IP-ядро процессора глубокого обучения (DL) и создает битовые потоки FPGA для поддерживаемых плат FPGA. Дополнительные сведения см. в разделах Создание пользовательского IP-адреса процессора и Создание пользовательского битового потока.

Можно ускорить интеграцию сгенерированного IP-ядра процессора DL в конструкцию системы, выполнив следующие действия:

  • Создание IP-ядра процессора DL.

  • С помощью компилятора сгенерировано выделение буфера внешней памяти.

  • Форматирование входных и выходных данных внешней памяти.

  • Создание карт регистров AXI4. Регистры AXI4 позволяют MATLAB ® управлять ядром IP процессора DL и программировать его .

Темы

Начало работы

Процессор глубокого обучения IP Core

Узнайте о сформированном IP-ядре процессора глубокого обучения.

Использовать выходные данные компилятора для системной интеграции

Используйте выходные данные компилятора для интеграции созданного IP-ядра процессора глубокого обучения в проект.

Формат данных внешней памяти

Определите формат входных и выходных данных внешней памяти.

Карта регистров процессоров глубокого обучения

Используйте MATLAB или другие ведущие устройства AXI4 для управления и программирования IP-ядра процессора глубокого обучения.

Характерные примеры