exponenta event banner

Начало работы с кодером HDL

Создание кода VHDL и Verilog для конструкций FPGA и ASIC

HDL Coder™ генерирует портативный синтезируемый код VHDL ® и Verilog ® из функций MATLAB ®, моделей Simulink ® и диаграмм Stateflow ®. Сгенерированный код HDL может использоваться для программирования FPGA или прототипирования и проектирования ASIC.

HDL Coder предоставляет консультанта по рабочим процессам, который автоматизирует программирование Xilinx ®, Microsemi ® и Intel ® FPGA. Вы можете управлять архитектурой и внедрением HDL, выделять критические пути и создавать оценки использования аппаратных ресурсов. Кодер HDL обеспечивает прослеживаемость между моделью Simulink и генерируемым кодом Verilog и кодом VHDL, обеспечивая проверку кода для приложений с высокой целостностью, соответствующих DO-254 и другим стандартам.

Поддержка отраслевых стандартов обеспечивается комплектом сертификации МЭК (для ISO 26262 и МЭК 61508).

Обучающие программы

Сведения о создании кода HDL

Характерные примеры

Видео

Обзор кодера HDL
Создание кода VHDL и Verilog для проектов FPGA и ASIC с использованием кодера HDL

Использование Simulink для развертывания алгоритма MATLAB на FPGA или ASIC
Узнайте, как использовать алгоритм MATLAB DSP с помощью Simulink, Fixed-Point Designer и HDL Coder, а также использовать FPGA или ASIC