Subsystem | Представляйте систему в другой системе (HDL Coder) |
Model | Включайте модель как блок в другой модели (HDL Coder) |
Atomic Subsystem | Представляйте систему в другой системе (HDL Coder) |
Enabled Subsystem | Представляйте подсистему, выполнение которой включено внешним входом (HDL Coder) |
For Each Subsystem | Неоднократно выполняйте алгоритм на каждом элементе или подмассиве входного сигнала и конкатенируйте результаты (HDL Coder) |
Triggered Subsystem | Представляйте подсистему, выполнение которой инициировано внешним входом (HDL Coder) |
Variant Subsystem | Представляйте подсистему с несколькими подсистемами (HDL Coder) |
Enable | Добавьте порт включения в систему (HDL Coder) |
Trigger | Добавьте триггерный порт в модель или подсистему (HDL Coder) |
Сгенерируйте HDL-код для блоков внутри для каждой подсистемы
Пример, который показывает, как смоделировать и сгенерировать HDL-код для блоков в Для Каждой Подсистемы.
Ссылка модели для генерации HDL-кода
Ссылка модели в вашей подсистеме DUT позволяет:
Сгенерируйте параметризованный код для моделей, на которые ссылаются,
Сгенерируйте VHDL®
generic
или Verilog®
parameter
для образцовых аргументов в модели - ссылке
Сгенерируйте повторно используемый код для атомарных подсистем
Сгенерируйте совместно использованный код для идентичных подсистем или подсистем, идентичных за исключением их значений параметров маски