Можно сгенерировать программный файл FPGA и интерфейс ввода-вывода Simulink Real-Time для развертывания на плате Speedgoat. Смотрите рабочий процесс генерации IP-ядра для программируемых модулей ввода-вывода Speedgoat Simulink.
Рабочий процесс генерации IP-ядра для программируемых модулей ввода-вывода Speedgoat Simulink
Используйте рабочий процесс генерации ядра IP с модулями ввода-вывода Speedgoat и встраивайте ядро IP в исходный проект.
Программные целевые платы FPGA или однокристальные устройства
Как программировать целевое оборудование Intel или Xilinx.
Сгенерируйте подсистему интерфейса Simulink Real-Time для модели Simscape двухуровневого конвертера
Сгенерируйте HDL-код и модель интерфейса Simulink Real-Time из Simscape™ моделей.
Поддержка Speedgoat FPGA с помощью HDL Workflow Advisor
Реализация алгоритмов Simulink на ПЛИС на борту модулей ввода-вывода Speedgoat FPGA.
Устраните отказы в синхронизации в Build FPGA Bitstream шага рабочего процесса генерации IP-ядра или рабочего процесса ввода-вывода Simulink FPGA в Simulink Real-Time для плат на базе Vivado.